Search results
Jump to navigation
Jump to search
- ...n Systems 开发,主要用于验证复杂的 [[集成电路]](IC)设计,特别是使用 [[SystemVerilog]]、[[VHDL]] 和 [[SystemC]] 等硬件描述语言(HDL)进行描述的设计。它提供了一个� ...mulator (IES):** IES 是 Incisive 的核心仿真引擎。它支持多种 HDL,包括 SystemVerilog、VHDL 和 SystemC,并提供高性能的仿真能力。IES 能够处理大型复杂的设计 ...8 KB (168 words) - 10:48, 7 May 2025
- * '''SystemC''':一种基于 C++ 的系统级建模语言。 | SystemC || 系统级模型 || 系统级设计和验证 || 系统级建模和仿真 ...8 KB (225 words) - 19:37, 4 May 2025
- * **系统级设计 (System-Level Design):** 利用诸如 [[SystemC]] 的工具,对整个电子系统进行建模和仿真,确保各组件� [[Category:SystemC]] ...10 KB (187 words) - 18:55, 7 May 2025
- * **行为级建模 (BLM) 标准:** 用于描述数字电路的行为,不涉及具体的实现细节。SystemC 和 TLM 是常用的 BLM 标准,它们可以用于快速原型设计和� | SystemC || 系统级建模语言 || 系统级仿真和原型设计 ...10 KB (239 words) - 09:28, 3 May 2025
- ...算、成本目标等。选择合适的3D架构,例如:堆叠方式、互连方案等。 || [[系统级建模]]、[[功耗分析]]、[[性能评估]]、[[架构探索]] | SystemC, MATLAB, PowerArtist | ...10 KB (187 words) - 16:47, 6 May 2025
- * **高级综合 (High-Level Synthesis, HLS)**: 使用 C/C++/SystemC 等高级语言进行设计,然后通过 HLS 工具将其转换为 RTL � ...8 KB (192 words) - 14:14, 7 May 2025
- * **高阶综合 (High-Level Synthesis, HLS):** HLS 允许使用高级编程语言 (例如 C++, SystemC) 来描述硬件功能,然后由工具自动转化为 HDL 代码。这可 ...9 KB (240 words) - 21:17, 3 May 2025